Gamereactor



  •   中文

會員登入
Gamereactor
科技

IBM 已經想出一種方法,可以在一般 CPU 晶片上實現量子運算的錯誤更正

雖然小但可能有重大突破,能以所需速度的10倍進行錯誤更正。

HQ

量子運算的主要問題之一是高錯誤率,尤其是當你希望它能在更易取得的硬體上進行,且成本不高時。

根據 IBM 研究人員 Thilo Maurer、Markus Bühler、Michael Kröner、Frank Haverkamp、Tristan Müller、Drew Vaneth 和 Blake R. Johnson 在 arXiv 發表的一篇題為「用 FPGA 即時解碼粗碼記憶體」的論文,IBM 似乎成功讓用於減少量子位錯誤的高度更正技術能在標準處理器上運行。

團隊成功讓錯誤更正能在標準 AMD 晶片上運行,速度是量子電腦所需速度的 10 倍。這點意義重大,因為錯誤修正是 IBM 及其擴大量子運算超越現有且較小規模的目標的重大障礙。

IBM 也使用一種名為 Relay-BP 的新解碼類型,其速度明顯快於先前方法,這點很重要,因為錯誤更正往往是限制因素。這也將量子電腦的錯誤更正工作卸載到一般硬體,從而釋放更多處理能力。

雖然無法保證這能在未來幾年內讓我們更接近真正可行的量子電腦,因為專家們對於這會加速理論時間軸的程度尚有共識,但它很可能會加快流程,並使最終產品的成本得以降低。

此文章被標註為:

科技


滾動無限載入網頁內容